[视频]使用HyperLynx进行布线前仿真

 [视频]使用HyperLynx进行布线前仿真

当前要创建高难度的电子产品,需要采取战略性的方法来解决信号和电源完整性问题。现代 IC 具有极快的边缘率,加上较长的走线、扇出过孔、层变更和其他信号间断,可能导致意外的过冲、下冲、非单调性、抖动增加以及 EMI 相关的问题。信号完整性难题还会影响系统级时序,因为通过不同层上的过孔和布线产生的传播延迟会导致信号在到达时发生时序偏移,如果忽视设计中不良的信号完整性所带来的影响,可能导致可靠性问题或不可预期的行为。若没有正确的工具,信号完整性问题通常要在 PCB Layout 流程期间或之后才被发现。而在 Layout 开始之前提前研究敏感信号中存在的信号完整性问题,则有助于实施布线策略、端接方法和叠层选择,并最终减少测试工作量、降低电路板设计遍数、并缩短设计时间。为使你能找出最优的 Layout 拓扑并得出相应的驱动强度或端接值,你需要一款信号完整性工具,来帮助你精确快速地获取高质量结果,且无需你具备专家级的专业知识。

PADS HyperLynx 环境为你提供了研究布线前难题所需的全部功能,让你更有把握完成设计。利用 HyperLynx 中提供的业界领先的技术,你可以处理所有通用器件模型,例如 IBIS 和 S 参数等。这样,你就可以在基于原理图的直观界面中执行假设分析实验。作为 PADS 产品创建平台的一部分,HyperLynx 可以让你在设计流程的早期便能全面掌控信号完整性问题的处理。

 

 

吴川斌

吴川斌

Leave a Reply