LVDS — 低压差分信号必知必会
下载 高频高速PCB设计

LVDS — 低压差分信号必知必会

随着数据传输速率越来越高,现在计算机系统中的数据传输接口基本上都串行化了,像USB、PCIe、SATA、DP等等外部总线将并行总线挤压到只剩下内存总线这个最后的堡垒。当然,就算是并行传输总线最后的倔强...
文章详情
我就是硬性要求PCB布线时禁止90度拐角了咋地吧
高频高速PCB设计

我就是硬性要求PCB布线时禁止90度拐角了咋地吧

最近,老wu又看到有同学们在论坛里墙裂地探讨一个老话题,PCB上的走线到底能不能走90°拐角,看到很多IC原厂的PCB设计指南手册上都有单独的章节专门指出,对于关键的高速信号线,走线不能以90°拐角,...
文章详情
[视频]关于介电常数,射频电路设计者需要知道些什么
高频高速PCB设计

[视频]关于介电常数,射频电路设计者需要知道些什么

近年来在无线通信、光纤通信、高速数据网络产品不断推出,信息处理高速化、无线模拟前端模块化,这些对数字信号处理技术、IC 工艺、微波 PCB 设计提出新的要求,另外也对 PCB 板材和 PCB 工艺提出...
文章详情
[转]RF和混合信号PCB的一般布局指南
高频高速PCB设计

[转]RF和混合信号PCB的一般布局指南

本应用笔记提供关于射频(RF)印刷电路板(PCB)设计和布局的指导及建议,包括关于混合信号应用的一些讨论,例如相同PCB上的数字、模拟和射频元件。内容按主题进行组织,提供“最佳实践”指南,应结合所有其...
文章详情
高速信号要避免紧挨平行布线–PCB Layout 跳坑指南
高频高速PCB设计

高速信号要避免紧挨平行布线–PCB Layout 跳坑指南

高速电路布线要注意信号线间近距离平行走线所引起的串扰,若无法避免平行布线,可在平行信号线的相邻层铺大面积的“地铜”来减少线间串扰。相邻层之间的高速信号走线的方向也需要尽量做到相互垂直。
文章详情
[转]再谈高速PCB设计的敷铜(铺铜)问题
高频高速PCB设计

[转]再谈高速PCB设计的敷铜(铺铜)问题

老wu直接写过关于高速pcb设计敷铜(铺铜)问题的相关文章,看了毁你三观的PCB设计理论 高速PCB外层还要不要覆铜了,今天逛EEChina,发现这篇文章与老wu的观点英(尼)雄(玛)所(臭)见(不)...
文章详情
转一篇干货 来至ADI的应用笔记 高速ADC PCB布局布线技巧
PCB设计规范与指南 高频高速PCB设计

转一篇干货 来至ADI的应用笔记 高速ADC PCB布局布线技巧

在高速模拟信号链设计中,印刷电路板(PCB)布局布线需 要考虑许多选项,有些选项比其它选项更重要,有些选项 则取决于应用。最终的答案各不相同,但在所有情况下, 设计工程师都应尽量消除最佳做法的误差,而...
文章详情
在PCB板边走高频高速信号线的注意事项–高频高速信号设计基本原则
电磁兼容 EMC 高频高速PCB设计

在PCB板边走高频高速信号线的注意事项–高频高速信号设计基本原则

我们经常在教科书或者原厂的PCB Design Guide里看到一些关于高频高速信号的设计原则,其中就包括在PCB电路板的边缘不要走高速信号线,而对于板载PCB天线的设计来说,又建议天线要尽量靠近板边...
文章详情
高速PCB设计应避免过孔via将参考平面打碎 形成分割槽 造成信号完整性问题
高频高速PCB设计

高速PCB设计应避免过孔via将参考平面打碎 形成分割槽 造成信号完整性问题

VIA过孔是PCB电路板上必不可少的组成部分,可以说,对于多层电路板而言,怎么可能没有过孔via存在呢?当然,对于高速信号传输线来说,要尽量避免过孔的寄生参数对信号传输造成影响,尽量少打过孔,但是对于...
文章详情
高速信号PCB布线要注意避免信号回流路径不连续造成信号完整性问题
高频高速PCB设计

高速信号PCB布线要注意避免信号回流路径不连续造成信号完整性问题

高速信号PCB布线要注意避免信号回流路径不连续,造成信号环路增大,产生EMI超标及串扰问题。 我们知道,电子电路总是需要形成一个闭环回路的。对于PCB上的高速信号传输线来说,其信号的回流路径总是趋向于...
文章详情
高速PCB设计Layout时把阻抗匹配的分毫不差真的有必要吗
高频高速PCB设计

高速PCB设计Layout时把阻抗匹配的分毫不差真的有必要吗

做高速PCB设计,对于传输线都会有阻抗控制的要求,例如单端50欧(±10%),差分100Ω(±10%)等等,对阻抗控制要求高的还会要求到±5%的精度,因为砖家们说了,如果阻抗不匹配或者阻抗不连续,会造...
文章详情
RF设计天线 PI型匹配layout注意事项–物联网设计小技巧
高频高速PCB设计

RF设计天线 PI型匹配layout注意事项–物联网设计小技巧

对于物联网、智能硬件的layout总少不了要面对RF 天线部分的设计,RF天线部分中少不了要预留π型匹配电路,以便对RF天线性能的调节。     π型匹配除了要选择合适的电感、电容...
文章详情
RF设计避免丝印覆盖到天线馈线–物联网设计小技巧
高频高速PCB设计

RF设计避免丝印覆盖到天线馈线–物联网设计小技巧

物联网应用中关于pcb的设计肯定少不了RF 天线设计这一块,像可穿戴设备,智能家居,物联网无线监测节点。这时就要避免元器件的丝印覆盖到RF PCB天线上,丝印印油的介电常数与空气是不同的,其覆盖到RF...
文章详情
高速PCB设计绕等长一定要绕个山路十八弯太算吊?
高频高速PCB设计

高速PCB设计绕等长一定要绕个山路十八弯太算吊?

初次接觸高速訊號或DDR設計的人,可以找到一些在談走線繞等長的 舊資料(當中不乏過去大廠的design guide),但近幾年一些DDRII(或更快)的design rule,漸漸改以定義setup ...
文章详情
高速IC下方能否布线还是应该保留完整局部地平面
PCB设计规范与指南 电磁兼容 EMC 高频高速PCB设计

高速IC下方能否布线还是应该保留完整局部地平面

高速IC下方能不能布信号线?这是我们布线时经常会碰到的情况。有时IC的网络功能引脚在上方,而由于结构的限制,需要连接的网络器件出现在了IC的下方,能否直接在IC下边走线穿过去?如下图所示:  ...
文章详情
由多个电容组成的去耦旁路电路,电容怎么布局摆放,先大后小还是先小后大?
PCB设计规范与指南 电磁兼容 EMC 高频高速PCB设计

由多个电容组成的去耦旁路电路,电容怎么布局摆放,先大后小还是先小后大?

对于噪声敏感的IC电路,为了达到更好的滤波效果,通常会选择使用多个不同容值的电容并联方式,以实现更宽的滤波频率,如在IC电源输入端用1μF、100nF和10nF并联可以实现更好的滤波效果。那现在问题来...
文章详情
基于Hyperlynx的DDR3仿真分析过程报告
高频高速PCB设计

基于Hyperlynx的DDR3仿真分析过程报告

这是一篇基于Mentor公司 Hyperlynx 8.2.1 仿真软件针对 IMX53_module_v6_fdb PCB上DDR3内存布局布线的信号完整性仿真分析的过程报告。层叠结构设置,关键信号的...
文章详情
[视频]射频与模拟混合信号PCB设计研讨会–来至老外大牛的分享–强烈推荐给大家
PCB设计规范与指南 高频高速PCB设计

[视频]射频与模拟混合信号PCB设计研讨会–来至老外大牛的分享–强烈推荐给大家

智慧城市、能效监控、安全监控、健康监测、环境监测、工业流程控制、智慧交通控制等应用需要各种数据的支撑,这便离不开各种模拟信号数据的采集与数据的实时传输。随着IOT物联网及可穿戴应用的普及,在PCB上同...
文章详情
高速PCB设计面临的问题及相关概念-高速 PCB 设计指南
高频高速PCB设计

高速PCB设计面临的问题及相关概念-高速 PCB 设计指南

(一)、电子系统设计所面临的挑战 随着系统设计复杂性和集成度的大规模提高,电子系统设计师们正在从事100MHZ 以上的电路设 计,总线的工作频率也已经达到或者超过50MHZ,有的甚至超过100MHZ。...
文章详情
PCB布局-高速 PCB 设计指南
高频高速PCB设计

PCB布局-高速 PCB 设计指南

在设计中,布局是一个重要的环节。布局结果的好坏将直接影响布线的效果,因此可以这样认为合理的布局是 PCB 设计成功的第一步。 布局的方式分两种,一种是交互式布局,另一种是自动布局,一般是在自动布局的基...
文章详情

你可以从微信分享这篇文章

只需要简单两步

1.点击右上角

2.选择分享到朋友圈